搜索结果: 31-45 共查到“知识库 VLSI”相关记录83条 . 查询时间(0.127 秒)
VLSI高层综合设计中的调度和互连
VLSI 调度 DVS
2009/5/7
VLSI高层次设计技术是近年来系统设计自动化研究的主要方向,高层次综合设计是高层次设计技术的关键,其主要任务是调度和互连。该文介绍了若干基本的调度和互连算法,提出将DVS技术应用于高层次综合设计中,实现在满足任务行为的约束条件下,动态改变时钟的速度和电源电压达到降低功耗的目的,制定了可行的研究实施方案。
基于DSP的嵌入式汉语文语转换系统及其VLSI设计方案
嵌入式文语转换 DSP VLSI
2009/5/4
简要讨论了嵌入式文语转换(ETTS)系统的概念.介绍了一个基于DSP实时实现的嵌入式汉语文语转换(ECTTS)系统.基于DSP实现的结果,分析了ECTTS系统的VLSI实现方案,提出了基于动态内存管理的ECTTS系统前端处理VLSI实现方案,基于解码语音帧的ECTTS系统后端合成VLSI实现框架并对ECTTS系统的VLSI实现中的存储器及总线结构进行了讨论.
基于GA-SA混合算法的VLSI门阵列布局设计
VLSI布局 遗传算法 模拟退火法
2009/4/24
布局是VLSI布图设计中的关键环节,通常采用随机优化算法。该文采用遗传算法(GA)与模拟退火法(SA)相结合的搜索算法实现VLSI门阵列模式布局,利用遗传算法进行全局搜索,模拟退火法进行局部搜索。进化过程中采用精英保留策略,并对进化结果进行有选择的模拟退火操作,这样既加强了局部搜索能力又防止陷入局部最优。在复合布局目标函数中引入对最长线网的惩罚,其收敛速度比以总线长度为单一目标函数的要快。在交叉操...
无线传感网低功耗Rake接收机VLSI设计与实现
无线传感网 Rake接收机 手指阵列
2009/4/21
针对近地无线信道变化多端的多径现象,该文提出了一种用于复杂信道环境下的低功耗无线传感网Rake接收机VLSI方案并在FPGA上实现。仿真和应用表明,该Rake接收机不仅具有良好的抗多径衰落性能,而且与常规Rake接收机相比,显著节省了VLSI资源并降低了功耗。
基于标准单元的低功耗FIR数字滤波器VLSI实现
低功耗 FIR滤波器 集成电路
2009/4/17
功耗与硅面积一样已成为芯片设计中的关键问题,尤其是在数字信号处理集成电路设计中。基于标准单元的VLSI设计是实现数字信号处理模块芯片或模块的重要方法。该文提出了一种基于标准单元的低功耗FIR滤波器多层次设计方案,其中体系结构层次采用多层流水线策略,逻辑层次将加法集成到部分积压缩中,在电路层次采用最小器件,从而在最大限度减少面积的同时降低了FIR的功耗。根据实际需求,该设计方案易于扩展和变换,可灵活...
一个VLSI三层布线通孔最少化的启发式算法
VLSI 通孔最少化 启发式
2009/4/14
该文在三层布线的线段-相交图模型基础上,提出了一个启发式算法来解决VLSI三层布线通孔最少化问题,该算法通过“总体优化”和“局部优化”两个阶段对三层布线进行通孔优化。算法考虑了实际约束的处理方法,并进行大量的布线实例验证。
该文给出了一种自适应Reed-Solomon(RS) 译码器结构。该结构可以自适应地处理长度变化的截短码编码数据块,适合于高速译码处理。该结构使译码处理不受数据块间隙长短的约束,既可以处理独立的编码数据块也可以处理连续发送的编码数据块。另外本译码器结构可以保证输出数据块间隔信息的完整性,满足无线通信和以太网中特殊业务的要求。本文还基于该结构对RS(255,239)译码器予以实现,该译码器经过Syn...
VLSI/ULSI器件薄膜材料和工艺技术
集成电路 半导体材料 薄膜半导体材料
2009/3/3
经济、社会、环境效益及推广应用前景:1、经济效益在现有多晶硅器件制造中应用自对准金属硅化物技术,可使器件技术升级换代,发展高速CMOS器件制造技术,在亚微米器件制造中更需要对准硅化物技术。推广应用该项成果,可以产生可观经济效益,节约技术引进费用。2、社会效益:根据研究结果,专题组成员及合作者已在国内外核心期刊上和国际会议上发表论文40余篇,受到国际上的重视、摘录和引用,由SCI检索查到的近年引用论...
VLSI/ULSI器件薄膜材料和器件工艺技术
集成电路 半导体材料 薄膜半导体材料
2009/3/3
经济效益分析:采用SOI材料制备的集成电路具有高速、低功耗、抗辐照、消除CMOS自锁效应、高可靠性等独特特点。另外,国外在军事和空间运用方面,用SPI技术对中国封锁,即使购到少量的SOI材料价格也十分昂贵,因此发展甸的SOI技术是十分迫切的。目前,国内某些单位主要研究注氧隔离(SIMOX)和硅片键合(BFSOI)等SOI技术,尚无单位研究注氧多化硅全隔离(FIPOS)SOI技术。该成查的研究采用多...
VLSI及VHSIC陶瓷外壳
集成电路 陶瓷外壳 大规模 陶瓷封装
2009/3/3
成果内容简介、关键技术、技术经济指标:1、成果内容简介:大规模集成电路高密度封装外壳自“七五”科技攻关首次开发了44-132管脚外壳产品之后,“八五”期间,该专题又开发了132-209管脚五种外壳产品,它们是:ICC132、LCC64、PGA144、PGA149、PGA209。这些外壳适用于封装大规模集成电路及超高速集成电路CM0S万门、ECL2500门、GaAs1000门及以下门数或相当规模的门...
基于蚁群优化算法的单通道冗余VLSI阵列重构
最大独立集 蚁群优化算法 阵列重构
2009/3/2
通过冗余修复方法来解决超大规模集成电路(VLSI)制造过程中因缺陷而造成的成品率低的问题。根据物理阵列中缺陷单元的分布情况,构造相应的矛盾图模型,将阵列的重构问题转化为用蚁群优化算法求解矛盾图的最大独立集问题,使得所求独立集的顶点个数恰为缺陷单元的个数。实验表明,与标准遗传算法和神经网络算法相比,用蚁群优化算法来求解单通道冗余VLSI阵列重构问题是简单有效的。
神经网络计算部件的数字VLSI优化设计
神经网络 VLSI设计 非线性函数 逻辑化简
2009/2/8
在神经网络的数字VLSI实现中,激活函数及乘累加等计算部件是设计中的难点。区别于使用乘法器及加法器的传统方法,该文提出的LMN方法基于查找表(即函数真值表),使用逻辑最小项化简提炼出函数最简逻辑表达式后,可直接生成结构规整的门级电路,除线延时外,电路只有数个门级延时。以非线性函数为例对该方法进行了介绍,结果表明当定点数位数较少时,算法在速度及误差方面具有更好的性能。
A Novel VLSI Architecture of Hybrid Image Compression Model based on Reversible Blockade Transform
VLSI Discrete Cosine Transform JPEG Hartley transform
2010/2/2
Image compression can improve the performance of
the digital systems by reducing time and cost in image storage
and transmission without significant reduction of the image quality.
Furthermore, the...
适合硬件实现的JPEG2000码率控制算法及其VLSI结构设计
图像处理 图像压缩 率控制
2009/1/22
为了简化硬件实现的复杂度和降低存储量,提出一种采用码率预分配的JPEG2000码率控制算法,并给出相应的VLSI结构设计.原始图像经过小波变换和量化后,对EBCOT码块的有效比特平面进行独立熵估计,计算出所有码块的估计熵总和.依据每个码块的估计熵在所有码块的估计熵总和中所占的比例,指导分配每个码块的码率,EBCOT编码器根据分配到的码率实时截断码流和编码通道,减少了T1编码的时间.码块经过T1编码...