搜索结果: 1-15 共查到“计算机系统结构 3-D FPGA”相关记录27条 . 查询时间(0.093 秒)
大连理工大学嵌入式SoC系统设计课件第八章基于FPGA的可编程嵌入式开发初步。
视频:上海电力学院FPGA应用开发 FPGA应用开发教学录像。
视频:上海电力学院FPGA应用开发 数字系统设计教学录像
视频 上海电力学院FPGA应用开发 数字系统设计 教学录像
2014/8/18
视频:上海电力学院FPGA应用开发 数字系统设计教学录像。
视频:上海电力学院FPGA应用开发 基于FPGA数字系统微机实例教学录像。
视频:上海电力学院FPGA应用开发 数字系统设计方法教学录像。
嵌入式语音识别的应用还是比较少,主要还是通过DSP实现,而且准确率还不是太高。提出一种基于FPGA和NiosII软核处理器的嵌入式语音识别系统的设计方案。系统以EP2C35 Cyclone II芯片和NiosII处理器为基础,采用软硬件结合的设计方式,共同完成语音识别的设计。系统结合改进的端点检测方法,提取线性预测倒谱系数(LPCC)的音频信号特征,采用IP核硬件实现动态时间规整(DTW)的识别算...
基于FPGA的No.7信令FISU过滤
No.7信令系统 初始定位过程 填充信号单元过滤 现场可编程门阵列
2010/3/22
针对CPU处理填充信号单元(FISU)存在的缺陷,分析No.7信令系统的初始定位和FISU处理过程,提出一种基于FPGA实现FISU过滤的设计方案,给出实现的原理框图、FPGA与CPU之间的通信机制和信号处理流程,使用ISE和ModelSim软件进行仿真。仿真结果表明该方案是正确、可行和有效的。
基于FPGA的NAND Flash坏块处理方法
闪存 现场可编程门阵列 坏块
2010/3/22
针对NAND Flash在存储数据时对可靠性的要求,分析传统坏块管理方式的弊端,提出一种基于现场可编程门阵列(FPGA)的坏块处理方案,采用在FPGA内部建立屏蔽坏块函数的方法屏蔽坏块。该方法彻底屏蔽对坏块的操作,可以实现对Flash的可靠存储。实际工程应用证明其具有较高的可靠性。
QoS保障机制中的FPGA堆排序实现
堆排序 服务质量 现场可编程门阵列
2009/8/20
针对服务质量(QoS)的实现机制和严格动态优先级排序要求,在交换系统设计中引入一种易于FPGA实现的堆排序算法。采用模块化和状态机相结合的设计方法,给出模块的设计过程,利用XilinxISE8.2i+ModerSim6.2软件对设计程序进行仿真,将程序下载到实验开发板上对系统进行验证,结果表明该设计的资源利用率高、运行速率快,适用于QoS机制的硬件实现。
基于FPGA的航空全双工以太网交换芯片
全双工交换式以太网(AFDX) 现场可编程门阵列 虚链路
2009/8/11
基于ARINC664规范第7部分,提出符合该规范的基于FPGA的AFDX交换机整体设计方案及其核心交换芯片中关键模块的Verilog HDL实现,并通过功能仿真、时序仿真、网络仿真等手段对交换芯片的功能进行验证。实验结果证明,该交换芯片可为航空器中的数据通信设备提供有保障的基于以太网数据帧的交换通道,具有较高的交换性能及稳定性。
SPI-4.2接口的FPGA实现
SPI-4.2接口 去偏移 包重组
2009/8/6
去偏移和包重组是在FPGA中实现SPI-4.2接口的核心难点,在分析偏移和包重组原理的基础上,给出基于FPGA的SPI-4.2接口的设计与实现方案,并对关键部分给出了硬件原理图,在线测试结果证明该方案可以实现SPI-4.2接口的功能。
基于FPGA的H.264去块滤波系统的优化设计
去块滤波 有限状态机 现场可编程逻辑器件(FPGA)
2009/7/31
提出一种H.264去块滤波系统的优化设计方法。通过合理设计流水线级数提高并行性,适当增加内部SRAM来提高系统速度和总线利用率,使用一种层次化的有限状态机设计方法,实现对数据流的精确控制并且有效降低硬件实现复杂度。基于FPGA的验证结果显示在最坏情况下滤波每个宏块平均只需220个时钟,比原有方案快10个时钟以上。