搜索结果: 1-9 共查到“工学 SDRAM”相关记录9条 . 查询时间(0.079 秒)
TFT-LCD驱动中SDRAM控制器的仲裁器设计
TFT-LCD驱动 SDRAM控制器 仲裁器
2014/3/18
针对TFT-LCD驱动中常用SDRAM控制器的不足,在FPGA器件上设计了SDRAM控制器的仲裁器;仲裁器根据TFT-LCD驱动的特点分配SDRAM控制器使用权,实现了在TFT-LCD正常显示的同时外部设备可在任意时刻连续地向SDRAM写入数据,而不出现数据丢失或者错误的现象。文章从FIFO深度、SDRAM突发长度和不同模块时钟频率等方面考虑,介绍了仲裁器的设计方法,给出了仲裁器各项参数值的设计公...
基于FPGA的SDRAM控制器设计开发
SDRAM控制器FPGAVerilog
2014/6/19
在简要介绍SDRAM特点和基本操作原理的基础上,提出了一种基于FPGA的SDRAM控制器的设计方法,用Verilog硬件语言加以实现。分析了各模块的具体设计方案及整体设计的实现过程,最终实现将图像数据存入SDRAM,再通过SDRAM完成数据的读取,送入VGA进行显示,在输出显示屏上看到彩色图像则表明控制器的功能得以实现。
基于FPGA的SDRAM控制器设计方案
控制器 SDRAM FPGA Verilog
2016/9/20
针对高速实时图像采集系统中数据量大需要缓存的问题,提出一种基于FPGA 的SDRAM 控制器设计方 案。在分析SDRAM 基本操作原理的基础上,通过引入状态机和仲裁机制,利用Verilog 语言在QuartusII 的开发环 境中进行设计输入与仿真验证,实现了高速数据的缓存和传输。详细介绍各模块的具体设计方法以及整体设计的实 现过程。实验测试结果表明:该控制器设计灵活、工作稳定可靠,成本低廉,可作...
大面阵CCD图像实时显示系统中的SDRAM控制器设计
同步动态随机存储器 控制器 参数化设计
2009/9/21
在分析了同步动态随机存储器(SDRAM)的存储原理之后,针对大面阵CCD图像实时显示系统中的数据缓存问题,应用参数化设计思想,采用VHDL硬件描述语言在Xilinx公司的ISE开发环境下设计了一种较为通用的、接口简单的SDRAM控制器,并成功运用在大面阵CCD图像实时显示系统中,很好地完成了图像的存取任务。
具有时间隐藏特性的数据块读写SDRAM控制器
时间隐藏 数据块 SDRAM控制器
2009/8/12
针对SDRAM控制器读写数据块访问延时长、速度慢的问题,提出时间隐藏技术,将其应用于SDRAM控制器的设计,采用FPGA实现。实验结果表明,时间隐藏技术有效缩短了数据块读写访问延时,提高了读写速度,写4×4数据块可节约时间52%,读8×8数据块可节约时间44%。
动态部分可重构方法在SDRAM控制器中的应用
动态部分可重构 FPGA 模块化
2009/8/4
动态部分可重构方法应用于FPGA系统设计中,充分利用了FPGA芯片提供的可重配置功能,减小了FPGA芯片的配置时间。通过对可重构方法的研究,提出了基于模块化动态可重构方法应用到SDRAM控制器设计中,给出了重构流程,并对实验结果进行了分析。该方法提高了FPGA芯片的利用率,有效地提高了可重配置计算系统的整体性能。
基于VMT的DDR-SDRAM控制器功能验证
验证模型技术 DDR-SDRAM控制器 VIP技术
2009/4/21
介绍了一种基于验证模型技术(VMT)的DDR-SDRAM控制器的功能验证方案。该方案完成了DDR-SDRAM控制器对DDR-SDRAM模型的读写以及AHB 2.0协议的兼容性验证。VMT的使用加快了验证平台的搭建和验证用例的编写。通过分析自动校对结果、仿真波形和覆盖率报告,实现控制器功能验证的快速收敛。FPGA原型验证进一步证明了该方案的可行性。
用于HDTV视频解码器的高性能SDRAM控制器
HDTV SDRAM控制器 视频 解码
2008/5/23
该文建立了反向传播人工神经网络 (Back Propagation Artificial Neural Network, BP-ANN)和遗传算法 (Genetic Algorithm, GA)的BP-ANN/GA混合算法。利用GA算法的全局优化能力优化BP-ANN的初始权值,克服了传统BP-ANN收敛速度慢,容易陷入局部最小的缺点。BP-ANN/GA混合算法对Landsat ETM+4, 5, ...